RUS  ENG
Полная версия
ЖУРНАЛЫ // Информационные технологии и вычислительные системы // Архив

ИТиВС, 2020, выпуск 3, страницы 94–100 (Mi itvs422)

СИСТЕМЫ УПРАВЛЕНИЯ

Исследование и разработка алгоритма формирования тестовой последовательности для оценки энергопотребления RTL-модели процессора

А. В. Гаращенко, Л. Г. Гагарина

Национальный исследовательский университет «Московский институт электронной техники» (МИЭТ)

Аннотация: В статье рассмотрена задача формирования тестовой последовательности, обеспечивающей максимальную переключательную активность для всех блоков процессора. Предложена математическая модель максимизации целевой функции переключательной активности с использованием генетического алгоритма, для параллельного запуска которого рассмотрена модифицированная архитектура островной модели на основе клеточного автомата. Теоретически обоснована реализация операторов скрещивания, мутации и миграции. При помощи алгоритма сформирована тестовая последовательность для разрабатываемого VLIW DSP процессора с RISC архитектурой.

Ключевые слова: верификация вычислительных ядер, процессоры, энергопотребление, генетический алгоритм, клеточные автоматы, параллельные алгоритмы.

DOI: 10.14357/20718632200309



© МИАН, 2024