Аннотация:
В статье представлены некоторые результаты разработки многоядерного цифрового сигнального процессора с нетрадиционной рекуррентной потоковой архитектурой для исполнения параллельных алгоритмов. Помимо специфики самой архитектуры, рассматриваются особенности организации отдельного процессорного ядра, ориентированного на эффективное исполнение алгоритмов в области обработки речевых сигналов. Предложен ряд механизмов для уменьшения накладных расходов при организации циклических процедур и переходов.