RUS  ENG
Полная версия
ЖУРНАЛЫ // Системы и средства информатики // Архив

Системы и средства информ., 2014, том 24, выпуск 3, страницы 78–91 (Mi ssi361)

Эта публикация цитируется в 3 статьях

Современные тенденции в развитии архитектур интегрированных сетевых процессоров

В. Б. Егоров

Институт проблем информатики Российской академии наук

Аннотация: В статье отмечена возрастающая роль программируемых интегрированных сетевых процессоров (ИСП) в создании современных пакетных коммутаторов, маршрутизаторов и различных устройств сетевой инфраструктуры, дан анализ сегодняшних тенденций в развитии архитектур ИСП, выделены различные уровни программируемости и важнейшие компоненты макроархитектуры ИСП, выявлена взаимосвязь макроархитектуры с возможностью организации в ИСП внутренних виртуальных конвейеров для детерминистической обработки пакетов с высокой пропускной способностью, показана ключевая роль диспетчера внутренних очередей в достижении эффективного функционирования внутри ИСП виртуальных конвейеров, отмечены преимущества высокоскоростных последовательных интерфейсов, характеризующихся организацией взаимодействия между абонентами на равноправной основе в качестве средства подключения множества ИСП к общей внешней коммутационной структуре.

Ключевые слова: интегрированный сетевой процессор; многоядерный процессор; макроархитектура; виртуальный конвейер; диспетчер очередей; высокоскоростные последовательные интерфейсы.

Поступила в редакцию: 17.07.2014

DOI: 10.14357/08696527140306



Реферативные базы данных:


© МИАН, 2024