RUS  ENG
Полная версия
ЖУРНАЛЫ // Системы и средства информатики // Архив

Системы и средства информ., 2019, том 29, выпуск 1, страницы 63–73 (Mi ssi623)

Способ повышения пропускной способности пакетных коммутаторов на основе интегрированных сетевых процессоров

В. Б. Егоров

Институт проблем информатики Федерального исследовательского центра «Информатика и управление» Российской академии наук

Аннотация: Постоянное совершенствование и усложнение протоколов обеспечения качества обслуживания и сетевой безопасности в пакетных сетях заставляет разработчиков коммутаторов и маршрутизаторов во все большей степени отдавать предпочтение методам программной коммутации перед аппаратным продвижением пакетов, а в реализации этих методов — программируемым приборам с дополнительной функциональностью для эффективной поддержки сетевых функций. К таким приборам относятся интегрированные сетевые процессоры (ИСП), представляющие собой практически готовые недорогие программируемые коммутаторы, воплощающие концепцию коммутации на общей памяти. При очевидных достоинствах этой концепции, таких как простота реализации и гибкость, ее «узким местом», принципиально ограничивающим пропускную способность коммутатора, оказывается сама общая память. Предлагаемая подсистема буферирования сетевых кадров и пакетов, которая может быть интегрирована в сетевые процессоры, позволяет снять это ограничение и существенно повысить потенциальную пропускную способность программируемых пакетных коммутаторов на их основе.

Ключевые слова: буферирование, интегрированный сетевой процессор, коммутация на общей памяти, пакетная коммутация.

Поступила в редакцию: 19.06.2018

DOI: 10.14357/08696527190106



Реферативные базы данных:


© МИАН, 2024